Altera EAP計畫提供使用者簡化FPGA開發流程

2012-08-31
Altera發布其針對現場可編程閘陣列(FPGA)的開放運算語言(OpenCL)早期使用計畫(EAP),支援用戶提前了解Altera針對FPGA的OpenCL解決方案。採用此一開放標準,設計團隊可在高階C語言框架中針對FPGA設計自己的系統和演算法,大幅簡化FPGA的開發。做為EAP計畫的一部分,用戶能夠預先了解Altera的OpenCL解決方案,並可參加針對FPGA的OpenCL培訓課程,獲得相關資料,觀看其技術展示。
Altera發布其針對現場可編程閘陣列(FPGA)的開放運算語言(OpenCL)早期使用計畫(EAP),支援用戶提前了解Altera針對FPGA的OpenCL解決方案。採用此一開放標準,設計團隊可在高階C語言框架中針對FPGA設計自己的系統和演算法,大幅簡化FPGA的開發。做為EAP計畫的一部分,用戶能夠預先了解Altera的OpenCL解決方案,並可參加針對FPGA的OpenCL培訓課程,獲得相關資料,觀看其技術展示。

Altera資深副總裁兼軍事、工業與運算部門總經理Jeff Waters表示,EAP對整合OpenCL開發流程和FPGA感興趣的設計人員將會相當便捷。由於最初用戶的回饋非常積極,因此公司很高興能夠讓更多的用戶能夠提前使用這一種解決方案。包括高性能運算、軍事、醫療和廣播在內的各類終端市場的很多設計人員都可以透過OpenCL,使用最新一代FPGA以及非常高效率的開發流程,大幅度提高其終端系統的性能。

除可簡化FPGA的開發流程之外,EAP計畫的客戶也將可了解如何在FPGA的實行上使用OpenCL,以便可提供大幅的系統效能優勢。結合FPGA可提供的大量平行效能的固有平行語言功能,可提供與其他硬體架構相較之下更高的效能。

Altera網址:www.altera.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!