Silicon Labs推出高效能4-PLL時脈IC

2011-05-27
芯科實驗室(Silicon Labs)推出高效能、最高整合度的時脈積體電路(IC),以因應具備複雜時脈要求的高速光傳輸網路(OTN)應用。利用該公司專利的鎖相迴路技術(DSPLL),新推出的Si5374和Si5375是業界第一款整合了四個獨立高效能鎖相迴路的單晶片時脈IC,其提供的鎖向迴路整合是其他競爭解決方案的兩倍,抖動則低了40%。
芯科實驗室(Silicon Labs)推出高效能、最高整合度的時脈積體電路(IC),以因應具備複雜時脈要求的高速光傳輸網路(OTN)應用。利用該公司專利的鎖相迴路技術(DSPLL),新推出的Si5374和Si5375是業界第一款整合了四個獨立高效能鎖相迴路的單晶片時脈IC,其提供的鎖向迴路整合是其他競爭解決方案的兩倍,抖動則低了40%。

OTN是下一代協定(ITU G.8251和G.709),以更具效率的方式在光網路上提供多樣化的服務,成為邊緣路由器(Edge Router)、分波多工(WDM)傳輸裝置、電信級乙太網路(Carrier Ethernet)和多重服務平台的理想解決方案。OTN應用面臨了複雜的時脈挑戰,因為其需要多個非整數相關(Non-integer-related)頻率的低抖動時脈。芯科實驗室Si537x元件具四重DSPLL,可產生多達八個低抖動輸出時脈,簡化任何協定、任何接埠的10G、40G和100G OTN線路卡設計。

DSPLL時脈倍頻器可分別配置,並可從2k~710MHz的輸入產生從2k~808MHz的任意頻率。這種優異的頻率彈性可降低多協定OTN線路卡的成本與複雜度,因為它把多重抖動清除時脈IC的需求降到最低。該元件具備0.4毫微微秒(ps)抖動效能,其彈性DSPLL架構可簡化高速PHY參考時脈。因此,OTU3和OTU4的應用便毋須使用離散式基於電壓控制晶體振蕩器(VCXO)的PLL。

芯科實驗室產品總經理Mike Petrowski表示,OTN上高頻寬數據、影音服務的匯流以及光學線路卡接埠密度與日俱增,這都需要更高度的時脈整合與超低的抖動,才能把設計成本與複雜度降到最低。本產品相較其他競爭方案可提供更強大的高效能PLL整合能力,為當前專為OTN而設計的時脈解決方案設立新標竿。

芯科實驗室網址:www.silabs.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!