意法半導體 STMicroelectronics ST

ST/米蘭理工大學共同揭示FASTER專案成果

2015-01-15
意法半導體(ST)宣布針對光線追蹤(Ray-Tracing)技術的實驗性3D繪圖應用系統,進行測試驗證。該解決方案採用與可編程閘陣列(FPGA)相連,並奠基於ARM處理器的測試晶片。至於,FASTER研發專案係以「簡化分析合成技術,實現有效配置」為目標,是意法半導體與米蘭理工大學(Politecnico di Milano)的研發合作專案。
意法半導體(ST)宣布針對光線追蹤(Ray-Tracing)技術的實驗性3D繪圖應用系統,進行測試驗證。該解決方案採用與可編程閘陣列(FPGA)相連,並奠基於ARM處理器的測試晶片。至於,FASTER研發專案係以「簡化分析合成技術,實現有效配置」為目標,是意法半導體與米蘭理工大學(Politecnico di Milano)的研發合作專案。

國際電機電子工程師學會(IEEE)資深會員暨意法半導體技術總監Danilo Pau表示,為掌握市場成長商機,多媒體和智慧相機市場,需要更多具附加價值的功能。與傳統處理器系統相比,可配置硬體的靈活低成本系統才能解決難題,並且有效滿足市場需求。依照目前FASTER專案的成效,該技術有望提升單位矽面積與單位功耗的運算性能,同時為嵌入式系統帶來更多新的功能。

此外,FPGA是擁有特殊功能的專用晶片,透過不同設置或編程可改變其功能。而這些產品可在工作中動態變更本身功能,並變換電路。另外,與各種嵌入式設計通用的中央處理器(CPU)與繪圖處理器(GPU)相比,可配置的FPGA硬體在單位空間、性能表現和成本效益方面更具優勢。

意法半導體網址:www.st.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!