萊迪思將展示圖像感測器橋接參考設計

2012-12-19
萊迪思(Lattice)將於1月8日~11日在拉斯維加斯(Las Vegas)舉辦的國際消費電子展(CES)期間舉辦私人見面會,屆時將展示以現場可編程閘陣列(FPGA)為基礎、專為消費性電子和行動裝置所推出的創新設計解決方案。
萊迪思(Lattice)將於1月8日~11日在拉斯維加斯(Las Vegas)舉辦的國際消費電子展(CES)期間舉辦私人見面會,屆時將展示以現場可編程閘陣列(FPGA)為基礎、專為消費性電子和行動裝置所推出的創新設計解決方案。

萊迪思展示廳位於拉斯維加斯酒店東樓2980號套房。屆時將展示的參考設計能夠讓客戶將低成本的MIPI CSI-2圖像感測器與客戶指定的ISP搭配使用。CSI-2圖像感測器橋接從CSI-2感測器接收圖像資料後,將資料轉換到一個互補式金屬氧化物半導體(CMOS)平行匯流排,讓幾乎所有的ISP皆可進行資料處理。

CSI-2圖像感測器橋接可透過硬體測試板進行展示,還提供硬體描述語言(HDL)設計檔,該檔案可被使用於萊迪思MachXO2超低密度FPGA上,讓使用者可立即進行CSI-2橋接設計。該參考設計可支援一到四個資料傳輸通道的CSI-2介面,並且連接或配置ISP的並行CMOS匯流排。在硬體的展示範例中,會使用一個索尼(Sony)IMX169 CSI-2圖像感測器,在1,080p30幀的規格下操作。

萊迪思網址:www.latticesemi.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!