加速Time-to-Market Mentor提供軟硬體設計解決方案

2005-05-26
著奈米製程及整合單一晶片為主的設計趨勢來臨,使得電路板和半導體元件設計已越加複雜化,而電子自動化廠商(EDA)製程技術解決方案的推出將可提供設計業者克服設計過程的繁瑣問題...
著奈米製程及整合單一晶片為主的設計趨勢來臨,使得電路板和半導體元件設計已越加複雜化,而電子自動化廠商(EDA)製程技術解決方案的推出將可提供設計業者克服設計過程的繁瑣問題,以提升良率比例,並且加速產品上市時程(Time-to-Market)。電子設計自動化業者Mentor Graphics(明導國際)2004年在亞太地區展現亮眼成績,其中以EDA產品成長幅度最大。回顧2004年,Mentor Graphics台灣區總經理王建智表示,台灣區2004年有關Calibre設計與製造平台產品成長比例為144%,而Siticon IP成長率為232%,且預計Siticon IP銷售上在2005年仍會呈現持續上升的跡象。  

奈米可測試設計工具加速晶片效能  

由於90奈米設計技術大幅改變了矽晶片製造的實體瑕疵,更小的電路結構和製程材料將會導致阻抗瑕疵數量的大幅增加。Mentor的TestKompress嵌入式測試工具可提供設計業者檢查複雜元件,找出130奈米以下製程固有的錯誤,降低測試時間和加速設計時程。  

除此之外,TestKompress具有壓縮測試資料量及低測試成本等優點,可達到傳統方法的100倍,更能掌握晶片的設計品質。  

在IC設計驗證方面,Mentor的Scalable Verification平台,乃是針對複雜設計驗證提出有效的解決方案,讓設計者在驗證過程中快速找出瑕疵,以降低設計時間和成本。  

而該平台核心為ModelSim數位模擬器,除擴展模擬範圍至新的驗證語言,同時可支援新的驗證方法的內建支援設計。  

除此之外,平台式設計(Platform-based Design)有關嵌入式處理器的廣泛應用使得標準化矽智財(standards-based IP)需求大幅增加,王建智表示,IP銷售仍是2005年Mentor積極經營的一塊市場。  

而Mentor的矽智財產品主要應用在通訊介面和微控制器等單晶片建構方塊,乙太網路(Ethernet)、USB、儲存(Storage)和PCI Express方面的產品上。  

展望未來,王建智則是強調,Mentor服務對象是「人」而不是冷冰冰的機器,如何符合客戶的需求將是2005年的目標,因此除了產品技術必須符合市場需求之外,客戶產品的整體環境是否穩定以及配合客戶產品開發與服務將是另一項重點之一。  

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!