Cadence 益華

ARM/Cadence/台積電攜手實現16nm Cortex-A57

2013-04-10
安謀國際(ARM)與益華(Cadence)宣布,通力合作率先在台積電的16奈米(nm)鰭式電晶體(FinFET)製程上實現ARM Cortex-A57處理器產品,實現16nm的效能與功耗承諾。測試晶片是運用完整Cadence RTL-to-signoff流程、Cadence Virtuoso 客製化設計平台、ARM Artisan標準單元庫和台積電的記憶體巨集(Memory Macros)而設計實現。
安謀國際(ARM)與益華(Cadence)宣布,通力合作率先在台積電的16奈米(nm)鰭式電晶體(FinFET)製程上實現ARM Cortex-A57處理器產品,實現16nm的效能與功耗承諾。測試晶片是運用完整Cadence RTL-to-signoff流程、Cadence Virtuoso 客製化設計平台、ARM Artisan標準單元庫和台積電的記憶體巨集(Memory Macros)而設計實現。

Cadence研發資深副總裁徐季平表示,這項重大里程碑代表了許多挑戰,需要ARM、Cadence與台積電的工程師們共同協力。我們通力合作並致力創新,使我們的客戶能夠採用新一代IP、製程與設計技術,實現高效能、低功耗的系統單晶片。

Cortex A-57處理器是截至目前為止ARM旗下最優異的處理器,以稱為ARMv8的全新64位元指令集為基礎,專為需要低功耗、高效能的運算、網路架構與行動應用軟體而精心設計。台積電的16nm FinFET技術是一項重大突破,能夠讓處理技術一直延伸到20nm以下。這個測試晶片是運用FinFET製程技術專屬的Cadence客製、數位和signoff解決方案而開發的,也是通力合作的成果,實現了許多創新以及製程、設計IP和設計工具之間的共同優化。

Cadence網址:www.cadence.com

ARM網址:www.arm.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!