低密度奇偶校驗 快閃記憶體 雲端

賽靈思推出LDPC錯誤校正IP基礎

2015-08-20
賽靈思(Xilinx)推出低密度奇偶校驗(LDPC)錯誤校正IP基礎,為雲端與資料中心儲存市場實現各種新一代快閃型應用。由於各種3D NAND技術讓NAND快閃記憶體不斷精進,LDPC錯誤校正已然成為一項關鍵核心功能以因應現今儲存解決方案對可靠度和耐用度的嚴格要求。
賽靈思(Xilinx)推出低密度奇偶校驗(LDPC)錯誤校正IP基礎,為雲端與資料中心儲存市場實現各種新一代快閃型應用。由於各種3D NAND技術讓NAND快閃記憶體不斷精進,LDPC錯誤校正已然成為一項關鍵核心功能以因應現今儲存解決方案對可靠度和耐用度的嚴格要求。

賽靈思的LDPC IP解決方案擁有逼近薛農極限(Shannon Limit)的極佳程式碼效能,且能達到非常低的錯誤率平緩現象(Error Floor),並可同時支援硬性及軟性決策解碼。該架構除可靈活擴充,更可支援未來各種新一代非揮發性記憶體元件(Non-Volatile Memory),亦可為要求最嚴苛的儲存應用提供所需的高傳輸量和低延遲率。這款最新解決方案不僅針對賽靈思的現場可編程閘陣列(FPGA)元件進行最佳化,可減少元件面積和降低功耗,且其所需邏輯數量更比其他同類解決方案減少50%。

賽靈思DSP設計長Chris Dick博士表示,該公司在錯誤校正、數位訊號處理(DSP)和LDPC範疇有十年以上豐厚經驗,運用這些專精技術為資料中心儲存市場提供世界級的LDPC解決方案,同時亦是當前唯一可以實踐這種承諾的FPGA業者;優化LDPC IP各項功能以配合快閃記憶體獨特特性,並有效因應雲端環境最嚴格儲存要求。

賽靈思網址:www.xilinx.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!