Altera發表28奈米製程Arria V FPGA

2011-12-05
Altera宣佈開始發售其28奈米(nm)Arria V現場可編程閘陣列(FPGA)。Arria V元件是目前市場上支援10.3125-Gbit/s收發器技術、功率消耗最低的中階FPGA。利用該系列的創新特性,在無線、廣播和軍事市場上,設計人員可以訂製滿足下一代系統的低功率消耗、寬頻和低成本需求。
Altera宣佈開始發售其28奈米(nm)Arria V現場可編程閘陣列(FPGA)。Arria V元件是目前市場上支援10.3125-Gbit/s收發器技術、功率消耗最低的中階FPGA。利用該系列的創新特性,在無線、廣播和軍事市場上,設計人員可以訂製滿足下一代系統的低功率消耗、寬頻和低成本需求。

Arria V系列採用台積電(TSMC)的28奈米低功率消耗(28LP)製程進行開發,在所有中階FPGA系列中,其整體功率消耗最低、靜態功率消耗最低、收發器功率消耗最低,與前一代元件相比,功率消耗可降低至40%。在其同類FPGA中,該系列靜態功率消耗可降低50%,收發器功率消耗可降低50%。透過利用Altera成熟可靠的收發器領先技術以及第六代收發器IP,該系列經過最佳化,在以10.3125-Gbps資料速率運作時,功率消耗只有100毫瓦( mW)。

像是CommScope等通訊網路基礎設施解決方案的企業,亦採用Altera元件,在下一代4G無線網路中,在高性能和低功率消耗方面同時達到均衡。

CommScope工程研究員Carmine Pagano評論表示,在對多種方案進行全面評估後,公司將推出的遠端射頻前端和主動式天線系統中選擇使用Altera的Arria V FPGA,這是因為對於價格非常敏感的市場,這些元件既可滿足公司對高性能和低功率消耗的需求,同時亦實現最大價值。

Altera網址:www.altera.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!