Xilinx FPGA ASIC 賽靈思 SoC IP

賽靈思推出ISE Design Suite 12.3套件

2010-10-13
賽靈思(Xilinx)推出ISE Design Suite 12.3,並開始推出現場可編程閘陣列(FPGA)領導廠商多款符合AMBA 4 AXI4規格的矽智產(IP)核心,可支援系統單晶片(SoC)設計中的互連功能模塊,並針對PlanAhead Design與Analysis cockpit推出生產力提升方案,同時推出智慧時脈閘控功能,以協助客戶降低在Spartan-6 FPGA設計中的動態功耗。  
賽靈思(Xilinx)推出ISE Design Suite 12.3,並開始推出現場可編程閘陣列(FPGA)領導廠商多款符合AMBA 4 AXI4規格的矽智產(IP)核心,可支援系統單晶片(SoC)設計中的互連功能模塊,並針對PlanAhead Design與Analysis cockpit推出生產力提升方案,同時推出智慧時脈閘控功能,以協助客戶降低在Spartan-6 FPGA設計中的動態功耗。  

賽靈思全球行銷部資深副總裁Vin Ratford表示,和其他廠商的FPGA與特定應用積體電路(ASIC)解決方案相比較,許多在AMBA AXI3與AXI4介面矽智財挹注大量投資的系統單晶片研發業者,其實更適合採用賽靈思的可編程平台。AXI4互連技術原本具備的彈性,能針對效能與空間進行調整,讓客戶能更簡單地整合來自不同領域以及不同矽智財供應商的矽智財。這也讓ASIC研發業者能把原本既有的設計及矽智財全部轉移到賽靈思的FPGA。  

賽靈思對於AMBA 4 AXI4規格的推行,表示客戶將可獲得一套一致性的方法來串連矽智財模塊,並可透過使用與重複利用矽智財,更加妥善運用設計資源,而且還可更輕鬆整合各矽智財供應商的方案,這些都可透過隨插即用的FPGA設計來支援。就核心的可取得性,以及組合這些元件的工具而言,此次所推出ISE Design Suite 12.3的版本包含各種強化功能,可針對CORE Generator工具,能藉由提供連接高度參數化的矽智財。   

安謀國際(ARM)處理器部門行銷總監Michael Dimelow表示,各種新設計日趨增加的複雜度與規模,意謂通訊及互連對系統效能的影響甚鉅。AMBA標準的開放特性,可藉由在各種SoC與FPGA的建置中擴充多元化的可用矽智財,進而加快產品上市時程,為系統設計人員提供眾多好處。

賽靈思網址:www.xilinx.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!