虹晶提供ARM硬核技術發展藍圖

2007-04-13
虹晶自獲ARM7EJ-S及ARM926EJ-S授權以來,便致力於ARM微處理器的優化技術,提供高效能低功耗硬核解決方案及完整技術發展藍圖。虹晶最早推出ARM926EJ-S 300MHz硬核優化於0.13微米製程,使客戶能延續最佳化之研發投資,此外並提供具備快取記憶體的ARM7EJ-S 166MHz硬核優化於0.18微米製程,使客戶能以較低的投入成本得到升級至相當於ARM9效能之最佳解決方案,這次又特別針對高階產品客戶的需求,推出超高效能ARM雙處理器晶片為客戶省去成本,利用現有的資源獲得最新的技術及效能。  
虹晶自獲ARM7EJ-S及ARM926EJ-S授權以來,便致力於ARM微處理器的優化技術,提供高效能低功耗硬核解決方案及完整技術發展藍圖。虹晶最早推出ARM926EJ-S 300MHz硬核優化於0.13微米製程,使客戶能延續最佳化之研發投資,此外並提供具備快取記憶體的ARM7EJ-S 166MHz硬核優化於0.18微米製程,使客戶能以較低的投入成本得到升級至相當於ARM9效能之最佳解決方案,這次又特別針對高階產品客戶的需求,推出超高效能ARM雙處理器晶片為客戶省去成本,利用現有的資源獲得最新的技術及效能。  

虹晶早於2005年起,推出ARM926EJ-S硬核及系統單晶片(SoC)方案於台積電、新加坡特許、聯電、中芯等晶圓代工廠,硬核內含16KB指令快取記憶體及16KB資料快取記憶體,其時脈頻率於0.13微米製程達300MHz,而面積僅3.4平方毫米,功耗僅0.4mW/MHz,於90奈米製程其時脈頻率高達533MHz,而面積僅有2.6平方毫米。虹晶以SoC-ImP Implementation技術,提供客戶量身打造之優化ARM微處理器硬核,滿足客戶各式系統單晶片需求。  

虹晶為更滿足客戶多樣的即時系統設計,研發ARM雙微處理器晶片技術,客戶不但可自由選搭兩顆ARM9EJ/ ARM7EJ或ARM9EJ搭配ARM7EJ的雙核心微處理器,輔以雙核心SoC核心平台架構,彈性的變化可依客戶的系統需求調整,平台內含高效率的內部通訊系統--訊息信箱控制器,能供兩個微處理器及其他元件間順暢中斷訊息處理,並支援多核心的除錯介面控制器,Linux 2.6作業系統及雙核心系統開發板,不但為過去以ARM為設計的客戶省去重新開發成本,並享有最新最快速的升級服務,也為需要高速處理器設計高階產品的客戶,提供高品質且具市場競爭力的選擇方案,不須承擔設計階段的開發風險及龐大設計成本,就可以低價享有高階微處理器的高速表現。為提供由低階至高階完整 ARM微處理器解決方案,虹晶並將於2007年第二季於主流0.13微米製程推出時脈高達400MHz的ARM926EJ-S硬核方案。  

虹晶網址:www.socle-tech.com  

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!