Silicon Labs 芯科實驗室

Silicon Labs推出低抖動時脈系列產品

2014-08-04
芯科實驗室(Silicon Labs)於近期宣布推出新一代Si534x「單晶片時脈樹」系列產品,包括高效能時脈產生器和高整合度多重PLL抖動衰減器,整合時脈合成與抖動衰減功能,設計旨在減少光傳輸網路、無線基礎設施、寬頻存取/匯聚、局端乙太網路、測試和測量以及企業/資料中心設備(包括邊緣路由器、交換器、儲存和伺服器)等應用的成本和設計複雜度。
芯科實驗室(Silicon Labs)於近期宣布推出新一代Si534x「單晶片時脈樹」系列產品,包括高效能時脈產生器和高整合度多重PLL抖動衰減器,整合時脈合成與抖動衰減功能,設計旨在減少光傳輸網路、無線基礎設施、寬頻存取/匯聚、局端乙太網路、測試和測量以及企業/資料中心設備(包括邊緣路由器、交換器、儲存和伺服器)等應用的成本和設計複雜度。

芯科實驗室的Si5347/46/45/44/42抖動衰減器和Si5341/40時脈產生器融合頻率轉換能力和抖動效能(<100fs RMS),並提供I2C可配置平台。透過整合四個獨立抖動衰減鎖相迴路(PLL)和五個超低抖動MultiSynth分數合成器,Si534x系列產品可生成多達十路的時脈輸出,並支援100Hz~800MHz任意頻率組合,以及各種使用者可選的時脈訊號輸出格式(LVPECL、LVDS、CML、HCSL、LVCMOS)。高整合度和頻率彈性,可免除傳統所需的多個時脈積體電路(IC)、離散式電平轉換、迴路濾波器和電源濾波器元件,藉此大幅降低物料(BOM)成本和設計複雜度,同時仍能提供超過10/40/100G網路所嚴格規定之抖動參數範圍50%的抖動效能。

此外,還為行動裝置提供免費的ClockBuilder Go應用程式,以進一步簡化設計流程。系統設計人員透過內建在應用程式中的頻率計畫邏輯演算法,合成任意時脈頻率,即可快速於智慧型手機或平板電腦上開啟其時脈樹設計。ClockBuilder Go目前可支援iOS的行動裝置,而支援Android作業系統的軟體版本將在下半年推出。

芯科實驗室網址:www.silabs.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!