賽靈思/Wintegra聯手開發LTE基頻特定設計平台

2009-03-03
賽靈思(Xilinx)宣布與Wintegra合作推出一款第三代夥伴計畫-長程演進計畫(3GPP-LTE)基頻特定設計平台(Targeted Design Platform),可大幅降低基頻處理元件的材料清單成本成本與功耗,遠勝過傳統的設計模式。此平台以兩家公司目前的元件為基礎,融入極高的彈性與擴充性,可加速LTE產品的開發。  
賽靈思(Xilinx)宣布與Wintegra合作推出一款第三代夥伴計畫-長程演進計畫(3GPP-LTE)基頻特定設計平台(Targeted Design Platform),可大幅降低基頻處理元件的材料清單成本成本與功耗,遠勝過傳統的設計模式。此平台以兩家公司目前的元件為基礎,融入極高的彈性與擴充性,可加速LTE產品的開發。  

新平台結合賽靈思Virtex-5或Virtex-6系列現場可編程閘陣列,與Wintegra WinPath-2或WinPath-3系列存取封包處理器與軟體,提供顧客一個能支援LTE分時多工(TDD)與分頻多工(FDD)等各種4G無線標準的完整數位基頻與傳輸解決方案。此平台針對頻道卡與網路界面傳輸卡提供優異彈性,從企業級微型蜂巢式基地台(Femtocell)一直支援到多扇區(Multi-sector)大型基地台等全範圍的基地台(eNodeB)建置。此外,賽靈思更與3GPP-LTE訊號產生與測試驗證設備領導廠商安捷倫,在標準規格符合方面進行合作。  

降低成本與功耗的關鍵在於減少基地台內含的元件數量。LTE基頻特定設計平台把多項基頻與傳輸功能整合至少數幾個元件,包括所有實體層(PHY)、媒體存取控制器(MAC)、網路、無線介面安全防護與加密及可選擇的一般公用無線電界面串列器/解串列器,新平台的軟體定義特性協助基地台研發業者的產品得以支援未來的標準,以因應快速演進的手機通訊市場,開放性架構加速各種客製化IP元件的整合,讓研發業者能強化產品差異性。此款具備可重新編程與可重新組態架構的平台,亦能協助系統業者進行現場軟體升級,而毋須採用昂貴的硬體改良或更新程式。  

賽靈思現場可編程閘陣列實體層可提升處理效能,讓系統預留擴充空間,升級至LTE-Advanced(LTE-A)技術,以及整合其他更複雜、更具差異性的基頻演算法,例如渦輪等化器、基頻PAPR、以及4x4多重輸入多重輸出(MIMO)解碼等。Wintegra處理器具備所有的MAC功能、所有網路傳輸功能及無線與網路加密標準的嵌入式支援,其中包括PDCP、RoHC,以及如Snow3G、Kasumi、AES 與IPSec等各種加密標準。  

新平台運用安捷倫VSA軟體,在系統研發的各個階段融入各項技術規格,來監控標準符合程度。VSA軟體的高彈性,讓業者能在設計概念階段的純軟體層級,針對基頻開發進行驗證,之後在建置階段,可透過賽靈思基頻開發公板的數位訊號再次進行驗證,透過軟體對LTE訊號進行全面的分析,設計工程師能藉此對初期原型階段的LTE傳輸、MAC、以及PHY設計進行評估與問題解決,同時能在變更設計時,維持LTE規格的相容性。  

賽靈思網址:www.xilinx.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!