Nios II SoC IP

Altera功能安全套裝結合FPGA實現鎖步處理器解決方案

2015-12-01
Altera日前宣布開始提供針對Nios II嵌入式處理器架構的Altera功能安全鎖步解決方案,這一個解決方案降低了設計週期風險,協助系統設計人員簡化工業和汽車安全應用的認證。Altera與YOGITECH聯合開發的鎖步解決方案,採用了Altera FPGA、SoC、認證工具流程,以及YOGITECH的矽智財(IP)核心。這一個解決方案協助客戶在Altera FPGA中輕鬆實現SIL3安全設計,包括低成本Cyclone V FPGA和MAX 10 FPGA系列。
Altera日前宣布開始提供針對Nios II嵌入式處理器架構的Altera功能安全鎖步解決方案,這一個解決方案降低了設計週期風險,協助系統設計人員簡化工業和汽車安全應用的認證。Altera與YOGITECH聯合開發的鎖步解決方案,採用了Altera FPGA、SoC、認證工具流程,以及YOGITECH的矽智財(IP)核心。這一個解決方案協助客戶在Altera FPGA中輕鬆實現SIL3安全設計,包括低成本Cyclone V FPGA和MAX 10 FPGA系列。

Altera系統架構和功能安全主任Roger May評論表示,採用已經符合工業應用嚴格的安全需求和標準要求的產品來開發系統,解決了該公司客戶所面臨的設計難題。這一個鎖步解決方案支援設計人員發揮已經通過認證的Nios II處理器的靈活性優勢,迅速將其解決方案推向市場,滿足嚴格的安全要求,同時降低了設計週期風險。

鎖步解決方案採用了YOGITECH的fRSmartComp技術為安全相關積體電路提供較寬的診斷涵蓋範圍、自我檢查和高階診斷特性,並且完全符合功能安全標準IEC 61508和ISO 26262。fRSmartComp技術與Altera靈活的Nios II嵌入式處理器相結合,其診斷涵蓋範圍在99%以上,而且不需要難以開發的臨時性專案測試,進而加速了產品面市。

Altera網址:www.altera.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!