Altera/Northwest Logic聯合開發記憶體介面

2012-11-27
Altera與Northwest Logic宣布,開始提供硬體成熟的1,600Mb/s低延時DRAM 3(RLDRAM 3)記憶體介面解決方案,可用於其高階28奈米(nm)Stratix V現場可編程閘陣列(FPGA)。RLDRAM 3記憶體介面結合來自Altera的自動校準RLDRAM 3 UniPHY矽智財(IP),以及來自Northwest Logic的全功能RLDRAM 3控制器核心,顯著簡化高階網路應用中RLDRAM 3記憶體和FPGA之間的介面設計,同時提高記憶體傳輸量。
Altera與Northwest Logic宣布,開始提供硬體成熟的1,600Mb/s低延時DRAM 3(RLDRAM 3)記憶體介面解決方案,可用於其高階28奈米(nm)Stratix V現場可編程閘陣列(FPGA)。RLDRAM 3記憶體介面結合來自Altera的自動校準RLDRAM 3 UniPHY矽智財(IP),以及來自Northwest Logic的全功能RLDRAM 3控制器核心,顯著簡化高階網路應用中RLDRAM 3記憶體和FPGA之間的介面設計,同時提高記憶體傳輸量。

Altera零組件產品市場資深總監Patrick Dorsey表示,Stratix V FPGA具有很好的RLDRAM 3介面,大幅增強高階系統的延時和性能。高性能Stratix V FPGA結合RLDRAM 3控制器核心,能夠針對當今的高性能網路應用提供最高效率的解決方案。

Altera Stratix V系列FPGA經過最佳化,支援Micron的下一代RLDRAM 3記憶體。Stratix V元件採用的記憶體結構降低延時,高效率地實現FPGA業界最好的系統性能。Stratix V FPGA支援網路設備生產廠商在網際網路上迅速高效率的傳送視訊、語音和資料。

Altera網址:www.altera.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!