Altera於FPGA測試高性能浮點DSP

2012-11-05
Altera宣布在28奈米(nm)現場可編程閘陣列(FPGA)元件上率先成功測試複雜高性能浮點數位訊號處理(DSP)設計。柏克萊(Berkeley)設計技術驗證高效率且易於使用的Altera浮點DSP設計流程,以及Stratix V與Arria V 28奈米FPGA開發套件也可以滿足浮點DSP應用的效能要求。
Altera宣布在28奈米(nm)現場可編程閘陣列(FPGA)元件上率先成功測試複雜高性能浮點數位訊號處理(DSP)設計。柏克萊(Berkeley)設計技術驗證高效率且易於使用的Altera浮點DSP設計流程,以及Stratix V與Arria V 28奈米FPGA開發套件也可以滿足浮點DSP應用的效能要求。

Altera產品市場總監Alex Grbic表示,Altera的浮點解決方案,支援設計人員可以輕易的使用FPGA中可用的強大高性能浮點資源,來實現DSP資料通路。透過對解決方案的測試,Altera打破FPGA只能用於高性能固點處理的傳統。

Altera浮點DSP設計流程架構在能夠快速地迎合採用包括來自MathWorks的MATLAB與Simulink環境下的可參數化介面進行設計變更。此外,Altera的DSP Builder先進式Blockset可讓FPGA設計人員,比以往採用傳統的硬體描述語言(HDL)架構設計還要更快速的進行複雜浮點演算法的實行與驗證。這個設計流程很適合設計人員在應用中結合高效能的DSP,例如,雷達、無線基地台、工業自動化、儀器與醫療成像等應用。

Altera網址:www.altera.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!