可程式化編碼器 數位編碼器 浮點運算

瑞薩推出新款RZ/T1微處理器解決方案套件

2017-11-24
瑞薩電子(Renesas)宣布針對旗下RZ/T1微處理器(MPU)系列推出新款解決方案套件,其能支援用於交流伺服應用上的HIPERFACE DSL數位編碼器介面。RZ/T1對於HIPERFACE DSL的支援,可降低客戶的系統物料成本,並加速產品的推出上市時間。
瑞薩電子(Renesas)宣布針對旗下RZ/T1微處理器(MPU)系列推出新款解決方案套件,其能支援用於交流伺服應用上的HIPERFACE DSL數位編碼器介面。RZ/T1對於HIPERFACE DSL的支援,可降低客戶的系統物料成本,並加速產品的推出上市時間。

HIPERFACE DSL, SICK STEGMANN GmbH產品經理Clemens Bitsch表示,RZ/T1對於HIPERFACE DSL的支援,將大幅提升該公司編碼器技術在市場上的採用普及率。該公司相信數位編碼器的演進發展,是高效率及成本優化系統的重要驅動力,也是工業4.0的先決條件。

RZ/T1群組包括了ARM Cortex-R4F處理器,該處理器具有一組能動作於高達600MHz的雙精準度浮點運算單元(FPU),並提供即時處理、緊密耦合記憶體、支援雙伺服馬達的高速類比轉換電路功能、以及能符合精準交流伺服驅動應用需求的分散式運動控制的網路連結。

RZ/T1原先已支援的其他主流編碼器介面,包括了EnDat 2.2、BiSS-C、Tamagawa、以及A-format,此次RZ/T1則新加入了HIPERFACE DSL數位編碼器介面。這些數位式雙向介面,能夠從絕對型編碼器得到精準的位置值。在RZ/T1上整合這類編碼器介面,比起採用單獨的FPGA或ASIC,可減少元件數量並降低系統成本。

藉由此功能的擴展,RZ/T1目前已可支援大多數的主流編碼器介面,且由於其具有的獨特可程式化編碼器介面,簡化了在設備平台上轉換不同編碼器介面時所需的過程。

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!