昕博發布HAPS ASIC原型驗證系統新增功能

2007-10-09
昕博(Synplicity)發布名下HAPS(High-performance ASIC Prototyping System)系列產品最新的新增功能,該系列中HAPS-51採用賽靈思(Xilinx)的Virtex-5 LX330,以及內建記憶體以進行更快速的ASIC驗證。最新的HAPS-51可提供高效能且低成本的解決方案,並降低具有挑戰性的系統單晶片設計的開發時程。HAPS系統是由昕博的ASIC/ASSP全速驗證平台Confirma的核心。  
昕博(Synplicity)發布名下HAPS(High-performance ASIC Prototyping System)系列產品最新的新增功能,該系列中HAPS-51採用賽靈思(Xilinx)的Virtex-5 LX330,以及內建記憶體以進行更快速的ASIC驗證。最新的HAPS-51可提供高效能且低成本的解決方案,並降低具有挑戰性的系統單晶片設計的開發時程。HAPS系統是由昕博的ASIC/ASSP全速驗證平台Confirma的核心。  

該模組及其可延伸性的架構讓HAPS-51系統提供許多優越特性,特別針對系統單晶片設計師,以及軟體開發者所設計。使用這套HAPS系統時,HAPS-51使用HapsTrak標準,規範接腳輸出,以及機械特性來確保不同世代的HAPS母版和子版間的相容性。FPGA/DDR2記憶體模組間的緊密連結,提供彈性的高速記憶體存取功能,讓HAPS-51成為一個提供嵌入式處理器,以及大量軟體內容系統單晶片設計的單一驗證平台。  

昕博硬體平台事業處總經理Lars-Eric Lundgren表示,HAPS-51系統昕博的FPGA合成及除錯軟體,讓設計團隊有卓越的解決方案,驗證最先進、最具挑戰性的設計功能。

昕博網址:www.synplicity.com

本站使用cookie及相關技術分析來改善使用者體驗。瞭解更多

我知道了!